输入信号data_in为3bit的无符号,输出信号根据输入信号的数值,输出一个相应长度的脉冲data_out,在输出结束之后,拉高data_end信号。data_end拉高之后,data_out保持为0,直到data_in发生改变,重新输出一个脉冲。 当输入信号为0时,输出信号data_out保持为0,同时拉高zero信号。 模块的接口信号图如下: 模块的接口信号时序图如下:
区块链毕设网qklbishe.com为您提供问题的解答
输入信号data_in为3bit的无符号,输出信号根据输入信号的数值,输出一个相应长度的脉冲data_out,在输出结束之后,拉高data_end信号。data_end拉高之后,data_out保持为0,直到data_in发生改变,重新输出一个脉冲。
当输入信号为0时,输出信号data_out保持为0,同时拉高zero信号。
模块的接口信号图如下:
模块的接口信号时序图如下: